HOANG TRONG THUC

情報・ネットワーク工学専攻助教
Ⅱ類(融合系)助教

学位

  • Bachelor of Science in Electronics - Telecommunications,, University of Science, Vietnam National University, Hochiminh city,
  • Bachelor of Science in Electronics - Telecommunications,, University of Science, Vietnam National University, Hochiminh city,
  • Master of Science in Electronic Engineering,, University of Science, Vietnam National University, Hochiminh city,
  • Master of Science in Electronic Engineering,, University of Science, Vietnam National University, Hochiminh city,
  • 博士(工学)、, 国立大学法人 電気通信大学、
  • Doctor of Philosophy in Engineering,, The University of Electro-Communications,

研究キーワード

  • 超低電力システムオンチップ
  • サイバーセキュリティ
  • コンピュータアーキテクチャ
  • 画像処理
  • デジタル信号処理

研究分野

  • ものづくり技術(機械・電気電子・化学工学), 電子デバイス、電子機器

経歴

  • 2022年04月 - 現在
    国立大学法人 電気通信大学、, 情報・ネットワーク工学専攻、, 助教授、, 日本国
  • 2019年04月 - 2022年03月
    国立研究開発法人 産業技術総合研究所、, サイバーフィジカルセキュリティ研究センター、, Research Assistant、, 日本国
  • 2019年04月 - 2020年03月
    国立大学法人 電気通信大学、, 情報・ネットワーク工学専攻、, Research Assistant、, 日本国
  • 2012年11月 - 2017年09月
    University of Science, Vietnam National University, Hochiminh city,, Faculty of Electronics and Telecommunications,, Lecturer Assistant,, ベトナム社会主義共和国

学歴

  • 2019年04月01日 - 2022年03月24日
    国立大学法人 電気通信大学、, 大学院情報理工学研究科、, 情報・ネットワーク工学専攻、, 日本国
  • 2015年11月01日 - 2017年09月30日
    University of Science, Vietnam National University, Hochiminh city,, Faculty of Electronics and Telecommunications,, Department of Computer and Embedded Systems,, ベトナム社会主義共和国
  • 2008年09月05日 - 2012年07月31日
    University of Science, Vietnam National University, Hochiminh city,, Faculty of Electronics and Telecommunications,, Department of Computer and Embedded Systems,, ベトナム社会主義共和国
  • 2005年09月05日 - 2008年05月31日
    Le Hong Phong High School for the Gifted,, ベトナム社会主義共和国

論文

  • Hardware Implementation of a Hybrid Dynamic Gold Code-Based Countermeasure Against Side-Channel Attacks
    Thai-Ha Tran; Duc-Thuan Dam; Binh Kieu-Do-Nguyen; Van-Phuc Hoang; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, Annual Int. Conf. on Privacy, Security and Trust (PST), IEEE, 掲載ページ 1-5, 出版日 2024年08月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • An Efficient Method for Accelerating Kyber and Dilithium Post-Quantum Cryptography
    Duc- Thuan Dam; Trong-Hung Nguyen; Thai-Ha Tran; Binh Kieu-Do-Nguyen; Trong- Thuc Hoang; Cong-Kha Pham
    責任著者, Annual Int. Conf. on Privacy, Security and Trust (PST), IEEE, 掲載ページ 1-5, 出版日 2024年08月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • Spread Spectrum-Based Countermeasures for Cryptographic RISC-V SoC
    Thai-Ha Tran; Ba-Anh Dao; Duc-Hung Le; Van-Phuc Hoang; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, IEEE Trans. on Very Large Scale Integration (VLSI) Syst., Institute of Electrical and Electronics Engineers (IEEE), 32巻, 12号, 掲載ページ 2341-2354, 出版日 2024年08月, 査読付
    研究論文(学術雑誌), 英語
  • A Resource-Efficient Multi-core Multi-thread RISC-V-based System-on-Chip
    Binh Kieu-Do-Nguyen; Khai-Duy Nguyen; Nguyen The Binh; Tuan-Kiet Dang; Duc-Hung Le; Cuong Pham-Quoc; Ngoc-Thinh Tran; Cong-Kha Pham; Trong-Thuc Hoang
    ラスト(シニア)オーサー, Int. SoC Design Conf. (ISOCC), IEEE, 掲載ページ 310-311, 出版日 2024年08月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Trusted Execution Environment RISC-V System on Chip
    Binh Kieu-Do-Nguyen; Khai-Duy Nguyen; Tuan-Kiet Dang; Cong-Kha Pham; Trong-Thuc Hoang
    ラスト(シニア)オーサー, IEEE Hot Chips Symp. (HCS), IEEE, 掲載ページ 1-1, 出版日 2024年08月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • RISC-V-Based System-on-Chips for IoT Applications
    Khai-Duy Nguyen; Tuan-Kiet Dang; Binh Kieu-Do-Nguyen; Cong-Kha Pham; Trong-Thuc Hoang
    ラスト(シニア)オーサー, IEEE Hot Chips Symp. (HCS), IEEE, 掲載ページ 1-1, 出版日 2024年08月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • Designing and Implementing a 2D Integer DCT Hardware Accelerator Fully Compatible with Versatile Video Coding
    Nhu-Hoang Nguyen; Tan-Phat Dang; Thanh-Dat Bui; Trong-Thuc Hoang; Cong-Kha Pham; Huu-Thuan Huynh
    責任著者, Comp. Science and Its Appl. (ICCSA), Springer Nature Switzerland, 掲載ページ 110-121, 出版日 2024年07月, 査読付
    論文集(書籍)内論文, 英語
  • Compact and Low-Latency FPGA-Based Number Theoretic Transform Architecture for CRYSTALS Kyber Postquantum Cryptography Scheme
    Binh Kieu-Do-Nguyen; Nguyen The The Binh; Cuong Pham-Quoc; Huynh Phuc Nghi; Ngoc-Thinh Tran; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, Information, MDPI AG, 15巻, 7号, 掲載ページ 1-15, 出版日 2024年07月, 査読付, In the modern era of the Internet of Things (IoT), especially with the rapid development of quantum computers, the implementation of postquantum cryptography algorithms in numerous terminals allows them to defend against potential future quantum attack threats. Lattice-based cryptography can withstand quantum computing attacks, making it a viable substitute for the currently prevalent classical public-key cryptography technique. However, the algorithm’s significant time complexity places a substantial computational burden on the already resource-limited chip in the IoT terminal. In lattice-based cryptography algorithms, the polynomial multiplication on the finite field is well known as the most time-consuming process. Therefore, investigations into efficient methods for calculating polynomial multiplication are essential for adopting these quantum-resistant lattice-based algorithms on a low-profile IoT terminal. Number theoretic transform (NTT), a variant of fast Fourier transform (FFT), is a technique widely employed to accelerate polynomial multiplication on the finite field to achieve a subquadratic time complexity. This study presents an efficient FPGA-based implementation of number theoretic transform for the CRYSTAL Kyber, a lattice-based public-key cryptography algorithm. Our hybrid design, which supports both forward and inverse NTT, is able run at high frequencies up to 417 MHz on a low-profile Artix7-XC7A100T and achieve a low latency of 1.10μs while achieving state-of-the-art hardware efficiency, consuming only 541-LUTs, 680 FFs, and four 18 Kb BRAMs. This is made possible thanks to the newly proposed multilevel pipeline butterfly unit architecture in combination with employing an effective coefficient accessing pattern.
    研究論文(学術雑誌), 英語
  • RISC-V SoC with NTT-Blackbox for CRYSTALS-Kyber Post-Quantum Cryptography
    Duc-Thuan Dam; Trong-Hung Nguyen; Binh Kieu-Do-Nguyen; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, Int. Conf. on Integrated Circ., Design, and Veri. (ICDV), IEEE, 掲載ページ 49-54, 出版日 2024年06月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • S-Boxes with Optimal Strict Avalanche Criterion using Chaotic Map
    Phuc-Phan Duong; Hieu Minh Nguyen; Ba-Anh Dao; Thai-Ha Tran; Binh Kieu-Do-Nguyen; Cong-Kha Pham; Trong-Thuc Hoang
    ラスト(シニア)オーサー, Int. Conf. on Integrated Circ., Design, and Veri. (ICDV), IEEE, 掲載ページ 85-90, 出版日 2024年06月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Trusted Execution Environment RISC-V System-on-Chip Compatible with Transport Layer Security 1.3
    Binh Kieu-Do-Nguyen; Khai-Duy Nguyen; Tuan-Kiet Dang; Nguyen The Binh; Cuong Pham-Quoc; Ngoc-Thinh Tran; Cong-Kha Pham; Trong-Thuc Hoang
    ラスト(シニア)オーサー, Electronics, MDPI AG, 13巻, 13号, 掲載ページ 1-24, 出版日 2024年06月, 査読付, The Trusted Execution Environment (TEE) is designed to establish a safe environment that prevents the execution of unauthenticated programs. The nature of TEE is a continuous verification process with hashing, signing, and verifying. Such a process is called the Chain-of-Trust, derived from the Root-of-Trust (RoT). Typically, the RoT is pre-programmed, hard-coded, or embedded in hardware, which is locally produced and checked before booting. The TEE employs various cryptographic processes throughout the boot process to verify the authenticity of the bootloader. It also validates other sensitive data and applications, such as software connected to the operating system. TEE is a self-contained environment and should not serve as the RoT or handle secure boot operations. Therefore, the issue of implementing hardware for RoT has become a challenge that requires further investigation and advancement. The main objective of this proposal is to introduce a secured RISC-V-based System-on-Chip (SoC) architecture capable of securely booting a TEE using a versatile boot program while maintaining complete isolation from the TEE processors. The suggested design has many cryptographic accelerators essential for the secure boot procedure. Furthermore, a separate 32-bit MicroController Unit (MCU) is concealed from the TEE side. This MCU manages sensitive information, such as the root key, and critical operations like the Zero Stage BootLoader (ZSBL) and key generation program. Once the RoT is integrated into the isolated sub-system, it becomes completely unavailable from the TEE side, even after booting, using any method. Besides providing a secured boot flow, the system is integrated with essential crypto-cores supporting Transport Layer Security (TLS) 1.3. The chip is finally fabricated using the Complementary Metal–Oxide–Semiconductor (CMOS) 180 nm process.
    研究論文(学術雑誌), 英語
  • Unified-pipelined NTT Architecture for Polynomial Multiplication in Lattice-based Cryptosystems
    Trong-Hung Nguyen; Nguyen The Binh; Huynh Phuc Nghi; Cong-Kha Pham; Trong-Thuc Hoang
    ラスト(シニア)オーサー, IEEE Int. Symp. on Circ. and Syst. (ISCAS), IEEE, 掲載ページ 1-5, 出版日 2024年05月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Strong 4 × 4 S-Box Using an Enhanced Tent Map
    Phuc-Phan Duong; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, IEEE Int. Symp. on Circ. and Syst. (ISCAS), IEEE, 掲載ページ 1-5, 出版日 2024年05月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • An Efficient Hiding Countermeasure with Xilinx MMCM Primitive in Spread Mode
    Thai-Ha Tran; Van-Phuc Hoang; Duc-Hung Le; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, IEEE Int. Symp. on Circ. and Syst. (ISCAS), IEEE, 掲載ページ 1-5, 出版日 2024年05月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Unified OTP and PUF Exploiting Post-Program Current on Standard CMOS Technology
    Ronaldo Serrano; Ckristian Duran; Marco Sarmiento; Khai-Duy Nguyen; Tetsuya Iizuka; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, IEEE Int. Symp. on Circ. and Syst. (ISCAS), IEEE, 掲載ページ 1-5, 出版日 2024年05月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A High-Performance Non-Indexed Text Search System
    Binh Kieu-Do-Nguyen; Tuan-Kiet Dang; Nguyen The Binh; Cuong Pham-Quoc; Huynh Phuc Nghi; Ngoc-Thinh Tran; Katsumi Inoue; Cong-Kha Pham; Trong-Thuc Hoang
    責任著者, Electronics, 13巻, 11号, 掲載ページ 1-21, 出版日 2024年05月, 査読付
    研究論文(学術雑誌), 英語
  • A Novel ECG Signal Quality Index Method Based on Skewness-MODWT Analysis
    Ta Viet Tai; Ma Pham Nhut Tan; Duong Hoang Tien; Nguyen Viet Ha; Trong-Thuc Hoang; Cong-Kha Pham; Tran Thi Thao Nguyen
    責任著者, IEEE Access, Institute of Electrical and Electronics Engineers (IEEE), 12巻, 掲載ページ 70184-70197, 出版日 2024年05月, 査読付
    研究論文(学術雑誌), 英語
  • Construction of Robust Lightweight S-Boxes Using Enhanced Logistic and Enhanced Sine Maps
    Phuc-Phan Duong; Hieu Minh Nguyen; Ba-Anh Dao; Binh Kieu-Do-Nguyen; Thai-Ha Tran; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, IEEE Access, Institute of Electrical and Electronics Engineers (IEEE), 12巻, 掲載ページ 63976-63994, 出版日 2024年05月, 査読付
    研究論文(学術雑誌), 英語
  • Realization of Authenticated One-Pass Key Establishment on RISC-V Micro-Controller for IoT Applications
    Tuan-Kiet Dang; Khai-Duy Nguyen; Binh Kieu-Do-Nguyen; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, Future Internet, 16巻, 5号, 掲載ページ 1-17, 出版日 2024年05月, 査読付
    研究論文(学術雑誌), 英語
  • A Multimode SHA-3 Accelerator Based on RISC-V System
    Huu-Thuan Huynh; Tan-Phat Dang; Tuan-Kiet Tran; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, IEICE Electronics Express (ELEX), Institute of Electronics, Information and Communications Engineers (IEICE), 21巻, 11号, 掲載ページ 20240156-20240156, 出版日 2024年04月, 査読付
    研究論文(学術雑誌), 英語
  • Accumulator-Based 16-Bit Processor for Wireless Sensor Nodes
    Tuan-Kiet Dang; Khai-Duy Nguyen; Cong-Kha Pham; Trong-Thuc Hoang
    ラスト(シニア)オーサー, IEEE Trans. on Circ. and Syst. II: Express Briefs (TCAS-II), Institute of Electrical and Electronics Engineers (IEEE), 71巻, 7号, 掲載ページ 3543-3547, 出版日 2024年02月, 査読付
    研究論文(学術雑誌), 英語
  • High-Speed NTT Accelerator for CRYSTAL-Kyber and CRYSTAL-Dilithium.
    Trong-Hung Nguyen; Binh Kieu-Do-Nguyen; Cong-Kha Pham; Trong-Thuc Hoang
    ラスト(シニア)オーサー, IEEE Access, 12巻, 掲載ページ 34918-34930, 出版日 2024年02月, 査読付
    研究論文(学術雑誌), 英語
  • FPGA-Based Secured and Efficient Lightweight IoT Edge Devices with Customized RISC-V
    Nguyen The Binh; Binh Kieu-Do; Trong-Thuc Hoang; Pham Cong-Kha; Cuong Pham-Quoc
    責任著者, Int. Conf. on Comp. and Comm. Tech. (RIVF), IEEE, 掲載ページ 31-16, 出版日 2023年12月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • Revealing Secret Key from Low Success Rate Deep Learning-Based Side Channel Attacks
    Van-Phuc Hoang; Ngoc-Tuan Do; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, IEEE Int. Symp. on Embedded Multicore/Many-core SoC (MCSoC), IEEE, 掲載ページ 9-14, 出版日 2023年12月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • Compacting Side-Channel Measurements With Amplitude Peak Location Algorithm.
    Thai-Ha Tran; Duc-Thuan Dam; Ba-Anh Dao; Van-Phuc Hoang; Cong-Kha Pham; Trong-Thuc Hoang
    ラスト(シニア)オーサー, IEEE Trans. Very Large Scale Integr. Syst. (VLSI), 32巻, 3号, 掲載ページ 573-586, 出版日 2023年12月, 査読付
    研究論文(学術雑誌), 英語
  • An Efficient Cryptographic Accelerators for IoT System Based on Elliptic Curve Digital Signature
    Huu-Thuan Huynh; Tan-Phat Dang; Trong-Thuc Hoang; Cong-Kha Pham; Tuan-Kiet Tran
    責任著者, Intelligent Syst. and Data Science (ISDS), Springer Nature Singapore, 掲載ページ 106-118, 出版日 2023年11月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • The Efficiency of High-performance SHA-3 Accelerator on the System Level
    Tan-Phat Dang; Tuan-Kiet Tran; Trong-Thuc Hoang; Cong-Kha Pham; Huu-Thuan Huynh
    責任著者, Int. Symp. on Electrical and Electronics Engi. (ISEE), IEEE, 掲載ページ 7-12, 出版日 2023年10月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A High-Speed Barret-Based Modular Multiplication with Bit-Correction for the CRYSTAL-KYBER Cryptosystem
    Trong-Hung Nguyen; Cong-Kha Pham; Trong-Thuc Hoang
    ラスト(シニア)オーサー, Intelligence of Things: Tech. and Appl. (ICIT), Springer Nature Switzerland, 掲載ページ 191-199, 出版日 2023年10月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A High-Performance Pipelined FPGA-SoC Implementation of SHA3-512 for Single and Multiple Message Blocks
    Tan-Phat Dang; Tuan-Kiet Tran; Trong-Thuc Hoang; Cong-Kha Pham; Huu-Thuan Huynh
    責任著者, Intelligence of Things: Tech. and Appl. (ICIT), Springer Nature Switzerland, 掲載ページ 288-298, 出版日 2023年10月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • Optimizing ECC Implementations Based on SoC-FPGA with Hardware Scheduling and Full Pipeline Multiplier for IoT Platforms
    Tuan-Kiet Tran; Tan-Phat Dang; Trong-Thuc Hoang; Cong-Kha Pham; Huu-Thuan Huynh
    責任著者, Intelligence of Things: Technologies and Applications (ICIT), Springer Nature Switzerland, 掲載ページ 299-309, 出版日 2023年10月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A High-Efficiency Modular Multiplication Digital Signal Processing for Lattice-Based Post-Quantum Cryptography
    Trong-Hung Nguyen; Cong-Kha Pham; Trong-Thuc Hoang
    ラスト(シニア)オーサー, Cryptography, MDPI AG, 7巻, 4号, 掲載ページ 46-46, 出版日 2023年09月, 査読付
    研究論文(学術雑誌), 英語
  • A Survey of Post-Quantum Cryptography: Start of a New Race
    Duc-Thuan Dam; Thai-Ha Tran; Van-Phuc Hoang; Cong-Kha Pham; Trong-Thuc Hoang
    ラスト(シニア)オーサー, Cryptography, MDPI AG, 7巻, 3号, 掲載ページ 40-40, 出版日 2023年08月, 査読付
    研究論文(学術雑誌), 英語
  • Dynamic Gold Code-Based Chaotic Clock for Cryptographic Designs to Counter Power Analysis Attacks
    Thai-Ha Tran; Anh-Tien Le; Trong-Thuc Hoang; Van-Phuc Hoang; Cong-Kha Pham
    責任著者, Great Lakes Symp. on VLSI (GLVLSI), ACM, 掲載ページ 439-442, 出版日 2023年06月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • In-NVRAM Unified PUF and TRNG Based on Standard CMOS Technology
    Ronaldo Serrano; Marco Sarmiento; Ckristian Duran; Tuan-Kiet Dang; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, IEEE Int. Symp. on Circ. and Syst. (ISCAS), IEEE, 掲載ページ 1-5, 出版日 2023年05月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • Transition Factors of Power Consumption Models for CPA Attacks on Cryptographic RISC-V SoC
    Thai-Ha Tran; Ba-Anh Dao; Trong-Thuc Hoang; Van-Phuc Hoang; Cong-Kha Pham
    責任著者, IEEE Trans. on Comp., Institute of Electrical and Electronics Engineers (IEEE), 72巻, 9号, 掲載ページ 2689-2700, 出版日 2023年03月, 査読付
    研究論文(学術雑誌), 英語
  • A Cross-process Spectre Attack via Cache on RISC-V Processor with Trusted Execution Environment
    Anh-Tien Le; Trong-Thuc Hoang; Ba-Anh Dao; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    責任著者, Comp. and Elec. Engi., Elsevier, 105巻, 掲載ページ 108546-108546, 出版日 2023年01月, 査読付
    研究論文(学術雑誌), 英語
  • Multi-Functional Resource-Constrained Elliptic Curve Cryptographic Processor
    Binh Kieu Do-Nguyen; Cuong Pham-Quoc; Ngoc-Thinh Tran; Cong-Kha Pham; Trong-Thuc Hoang
    ラスト(シニア)オーサー, IEEE Access, Institute of Electrical and Electronics Engineers, 11巻, 掲載ページ 4879-4894, 出版日 2023年01月, 査読付
    研究論文(学術雑誌), 英語
  • A 3.65 Gb/s Area-Efficiency ChaCha20 Cryptocore
    Ronaldo Serrano; Marco Sarmiento; Ckristian Duran; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, Int. SoC Design Conf. (ISOCC), IEEE, 掲載ページ 79-80, 出版日 2022年10月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Novel Ring Oscillator PUF for FPGA Based on Feedforward Ring Oscillators
    Tuan-Kiet Dang; Ronaldo Serrano; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, Int. SoC Design Conf. (ISOCC), IEEE, 掲載ページ 87-88, 出版日 2022年10月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Unified PUF and Crypto Core Exploiting the Metastability in Latches
    Ronaldo Serrano; Ckristian Duran; Marco Sarmiento; Tuan-Kiet Dang; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, Future Internet, Multidisciplinary Digital Publishing Institute, 14巻, 10号, 掲載ページ 1-12, 出版日 2022年10月, 査読付
    研究論文(学術雑誌), 英語
  • A System-on-Chip for IoT Applications with 16-bit Tiny Processor
    Dang Tuan Kiet; Khai-Duy Nguyen; Nguyen Quang Nhu Quynh; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, Int. Conf. on IC Design and Tech. (ICICDT), Institute of Electrical and Electronics Engineers, 掲載ページ 44-47, 出版日 2022年09月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • High-speed FPGA-based Design and Implementation of Text Search Processor
    Binh Kieu-Do-Nguyen; Dang Tuan Kie; Trong-Thuc Hoang; Katsumi Inoue; Toshinori Usugi; Masanori Odaka; Shuichi Kameyama; Cong-Kha Pham
    責任著者, Int. Conf. on IC Design and Tech. (ICICDT), Institute of Electrical and Electronics Engineers, 掲載ページ 109-112, 出版日 2022年09月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • ChaCha20–Poly1305 Authenticated Encryption with Additional Data for Transport Layer Security 1.3
    Serrano Ronaldo; Ckristian Duran; Marco Sarmiento; Cong-Kha Pham; Trong-Thuc Hoang
    ラスト(シニア)オーサー, Cryptography, Multidisciplinary Digital Publishing Institute, 6巻, 2号, 掲載ページ 1-13, 出版日 2022年06月, 査読付
    研究論文(学術雑誌), 英語
  • High-performance Multi-function HMAC-SHA2 FPGA Implementation
    Binh Kieu-Do-Nguyen; Trong-Thuc Hoang; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    責任著者, IEEE Int. NEWCAS Conf. (NEWCAS), Institute of Electrical and Electronics Engineers, 掲載ページ 30-34, 出版日 2022年06月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • Low-Cost Area-Efficient FPGA-Based Multi-Functional ECDSA/EdDSA
    Binh Kieu-Do-Nguyen; Cuong Pham-Quoc; Ngoc-Thinh Tran; Cong-Kha Pham; Trong-Thuc Hoang
    ラスト(シニア)オーサー, Cryptography, Multidisciplinary Digital Publishing Institute, 6巻, 2号, 掲載ページ 1-13, 出版日 2022年05月, 査読付
    研究論文(学術雑誌), 英語
  • Spectre Attack Detection with Neutral Network on RISC-V Processor
    Anh-Tien Le; Trong-Thuc Hoang; Ba-Anh Dao; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    責任著者, Int. Symp. on Circ. and Syst. (ISCAS), Institute of Electrical and Electronics Engineers, 掲載ページ 2467-2471, 出版日 2022年05月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Robust and Healthy Against PVT Variations TRNG Based on Frequency Collapse
    Ronaldo Serrano; Ckristian Duran; Marco Sarmiento; Trong-Thuc Hoang; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    責任著者, IEEE Access, Institute of Electrical and Electronics Engineers, 10巻, 掲載ページ 41852-41862, 出版日 2022年04月, 査読付
    研究論文(学術雑誌), 英語
  • Trusted Execution Environment Hardware by Isolated Heterogeneous Architecture for Key Scheduling
    Trong-Thuc Hoang; Ckristian Duran; Ronaldo Serrano; Marco Sarmiento; Khai-Duy Nguyen; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    筆頭著者, IEEE Access, Institute of Electrical and Electronics Engineers, 10巻, 掲載ページ 46014-46027, 出版日 2022年04月, 査読付
    研究論文(学術雑誌), 英語
  • Systems on a Chip With 8 and 32 Bits Processors in 0.18-μm Technology for IoT Applications
    Marco Sarmiento; Khai-Duy Nguyen; Ckristian Duran; Ronaldo Serrano; Trong-Thuc Hoang; Koichiro Ishibashi; Cong-Kha Pham
    IEEE Trans. on Circ. and Syst. II: Express Briefs (TCAS-II), Institute of Electrical and Electronics Engineers, 69巻, 5号, 掲載ページ 2438-2442, 出版日 2022年03月, 査読付
    研究論文(学術雑誌), 英語
  • A Real-Time Cache Side-Channel Attack Detection System on RISC-V Out-of-Order Processor
    Anh-Tien Le; Trong-Thuc Hoang; Ba-Anh Dao; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    責任著者, IEEE Access, Institute of Electrical and Electronics Engineers, 9巻, 掲載ページ 164597-164612, 出版日 2021年12月, 査読付
    研究論文(学術雑誌), 英語
  • Correlation Power Analysis Attack Resisted Cryptographic RISC-V SoC With Random Dynamic Frequency Scaling Countermeasure
    Ba-Anh Dao; Trong-Thuc Hoang; Anh-Tien Le; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    責任著者, IEEE Access, Institute of Electrical and Electronics Engineers, 9巻, 掲載ページ 151993-152014, 出版日 2021年11月, 査読付
    研究論文(学術雑誌), 英語
  • A Power-efficient Implementation of SHA-256 Hash Function for Embedded Applications
    Binh Kieu-Do-Nguyen; Trong-Thuc Hoang; Cong-Kha Pham; Cuong Pham-Quoc
    責任著者, Int. Conf. on Advanced Tech. for Comm. (ATC), Institute of Electrical and Electronics Engineers, 掲載ページ 39-44, 出版日 2021年10月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Low-Power Low-Area SoC based in RISC-V Processor for IoT Applications
    Ronaldo Serrano; Marco Sarmiento; Ckristian Duran; Khai-Duy Nguyen; Trong-Thuc Hoang; Koichiro Ishibashi; Cong-Kha Pham
    責任著者, Int. SoC Design Conf. (ISOCC), Institute of Electrical and Electronics Engineers, 掲載ページ 375-376, 出版日 2021年10月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • ChaCha20-Poly1305 Crypto Core Compatible with Transport Layer Security 1.3
    Ronaldo Serrano; Ckristian Duran; Trong-Thuc Hoang; Marco Sarmiento; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    責任著者, Int. SoC Design Conf. (ISOCC), Institute of Electrical and Electronics Engineers, 掲載ページ 17-18, 出版日 2021年10月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Proposal for Enhancing Training Speed in Deep Learning Models Based on Memory Activity Survey
    Dang Tuan Kiet; Binh Kieu-Do-Nguyen; Trong-Thuc Hoang; Khai-Duy Nguyen; Xuan-Tu Tran; Cong-Kha Pham
    責任著者, IEICE Electronics Express (ELEX), 電子情報通信学会, 18巻, 15号, 掲載ページ 20210252-20210252, 出版日 2021年08月, 査読付
    研究論文(学術雑誌), 英語
  • A Trigonometric Hardware Acceleration in 32-bit RISC-V Microcontroller with Custom Instruction
    Khai-Duy Nguyen; Dang Tuan Kiet; Trong-Thuc Hoang; Nguyen Quang Nhu Quynh; Xuan-Tu Tran; Cong-Kha Pham
    責任著者, IEICE Electronics Express (ELEX), 電子情報通信学会, 18巻, 16号, 掲載ページ 20210266-20210266, 出版日 2021年08月, 査読付
    研究論文(学術雑誌), 英語
  • A CORDIC-based Trigonometric Hardware Accelerator with Custom Instruction in 32-bit RISC-V System-on-Chip
    Khai-Duy Nguyen; Dang Tuan Kiet; Trong-Thuc Hoang; Nguyen Quang; Nhu Quynh; Cong-Kha Pham
    責任著者, IEEE Hot Chips Symp. (HCS), Institute of Electrical and Electronics Engineers, 掲載ページ 1-13, 出版日 2021年08月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • System-on-Chip Implementation of Trusted Execution Environment with Heterogeneous Architecture
    Trong-Thuc Hoang; Ckristian Duran; Ronaldo Serrano; Marco Sarmiento; Khai-Duy Nguyen; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    筆頭著者, IEEE Hot Chips Symp. (HCS), Institute of Electrical and Electronics Engineers, 掲載ページ 1-16, 出版日 2021年08月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Fully Digital True Random Number Generator with Entropy Source Based in Frequency Collapse
    Ronaldo Serrano; Ckristian Duran; Trong-Thuc Hoang; Marco Sarmiento; Khai-Duy Nguyen; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    責任著者, IEEE Access, Institute of Electrical and Electronics Engineers, 9巻, 掲載ページ 105748-105755, 出版日 2021年07月, 査読付
    研究論文(学術雑誌), 英語
  • A Sub-μW Reversed-Body-Bias 8-bit Processor on 65-nm Silicon-On-Thin-Box (SOTB) for IoT Applications
    Marco Sarmiento; Khai-Duy Nguyen; Ckristian Duran; Trong-Thuc Hoang; Ronaldo Serrano; Van-Phuc Hoang; Xuan-Tu Tran; Ishibashi Koichiro; Cong-Kha Pham
    責任著者, IEEE Trans. on Circ. and Syst. II: Express Briefs (TCAS-II), Institute of Electrical and Electronics Engineers, 68巻, 9号, 掲載ページ 3182-3186, 出版日 2021年06月, 査読付
    研究論文(学術雑誌), 英語
  • Exploiting the Back-Gate Biasing Technique as a Countermeasure Against Power Analysis Attacks
    Ba-Anh Dao; Trong-Thuc Hoang; Anh-Tien Le; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    責任著者, IEEE Access, Institute of Electrical and Electronics Engineers, 9巻, 掲載ページ 24768-24786, 出版日 2021年02月, 査読付
    研究論文(学術雑誌), 英語
  • Cryptographic Accelerators for Trusted Execution Environment in RISC-V Processor
    Trong-Thuc Hoang; Ckristian Duran; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    筆頭著者, IEEE Int. Symp. on Circ. and Syst. (ISCAS), Institute of Electrical and Electronics Engineers, 掲載ページ 1-4, 出版日 2020年10月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • Low-power High-performance 32-bit RISC-V Microcontroller on 65-nm Silicon-On-Thin-BOX (SOTB)
    Trong-Thuc Hoang; Ckristian Duran; Khai-Duy Nguyen; Tuan-Kiet Dang; Quynh Nguyen; Quang Nhu; Phuc-Hong Than; Xuan-Tu Tran; Duc-Hung Le; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    筆頭著者, IEICE Electronics Express (ELEX), 電子情報通信学会, 17巻, 20号, 掲載ページ 20200282-20200282, 出版日 2020年10月, 査読付
    研究論文(学術雑誌), 英語
  • Quick Boot of Trusted Execution Environment with Hardware Accelerators
    Trong-Thuc Hoang; Ckristian Duran; Duc-Thinh Nguyen-Hoang; Duc-Hung Le; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    筆頭著者, IEEE Access, Institute of Electrical and Electronics Engineers, 8巻, 掲載ページ 74015-74023, 出版日 2020年04月, 査読付
    研究論文(学術雑誌), 英語
  • A 0.9-V 50-MHz 256-bit 1D-to-2D-based Single/Multi-match Priority Encoder with 0.67-nW Standby Power on 65-nm SOTB CMOS
    Xuan-Thuan Nguyen; Trong-Thuc Hoang; Hong-Thu Nguyen; Katsumi Inoue; Cong-Kha Pham
    責任著者, Microprocessors and Microsystems, Elsevier, 73巻, 掲載ページ 102970, 出版日 2020年03月, 査読付
    研究論文(学術雑誌), 英語
  • A Ring Oscillator Using Bootstrap Inverter
    Akinori Yamamoto; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, IEEE SOI-3D-Subthreshold Microelec. Tech. Unified Conf. (S3S), Institute of Electrical and Electronics Engineers, 掲載ページ 1-2, 出版日 2019年10月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A 0.75-V 58-MHz 340-μW SOTB-65nm 32-point DCT Implementation Based on Fixed-rotation Adaptive CORDIC
    Ngoc-Tu Bui; Trong-Thuc Hoang; Akinori Yamamoto; Duc-Hung Le; Cong-Kha Pham
    責任著者, IEEE SOI-3D-Subthreshold Microelec. Tech. Unified Conf. (S3S), Institute of Electrical and Electronics Engineers, 掲載ページ 1-3, 出版日 2019年10月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A 1.2-V 162.9-pJ/cycle Bitmap Index Creation Core with 0.31-pW/bit Standby Power on 65-nm SOTB
    Xuan-Thuan Nguyen; Trong-Thuc Hoang; Hong-Thu Nguyen; Katsumi Inoue; Cong-Kha Pham
    責任著者, Microprocessors and Microsystems, Elsevier, 69巻, 掲載ページ 112-117, 出版日 2019年09月, 査読付
    研究論文(学術雑誌), 英語
  • Low-Power Floating-Point Adaptive-CORDIC-Based FFT Twiddle Factor on 65-nm Silicon-on-Thin-BOX (SOTB) With Back-Gate Bias
    Trong-Thuc Hoang; Xuan-Thuan Nguyen; Duc-Hung Le; Cong-Kha Pham
    筆頭著者, IEEE Trans. on Circ. and Syst. II: Express Briefs (TCAS-II), Institute of Electrical and Electronics Engineers, 66巻, 10号, 掲載ページ 1723-1727, 出版日 2019年07月, 査読付
    研究論文(学術雑誌), 英語
  • Live Demonstration: Real-time Auto-exposure Histogram Equalization Video-system Using Frequent Items Counter
    Takahiro Hosaka; Trong-Thuc Hoang; Van-Phuc Hoang; Duc-Hung Le; Katsumi Inoue; Cong-Kha Pham
    責任著者, IEEE Int. Symp. on Circ. and Syst. (ISCAS), Institute of Electrical and Electronics Engineers, 掲載ページ 1-1, 出版日 2019年05月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A 1.2-V 90-MHz Bitmap Index Creation Accelerator with 0.27-nW Standby Power on 65-nm Silicon-On-Thin-Box (SOTB) CMOS
    Xuan-Thuan Nguyen; Trong-Thuc Hoang; Katsumi Inoue; Ngoc-Tu Bui; Van-Phuc Hoang; Cong-Kha Pham
    責任著者, IEEE Int. Symp. on Circ. and Syst. (ISCAS), Institute of Electrical and Electronics Engineers, 掲載ページ 1-4, 出版日 2019年05月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A 1.05-V 62-MHz with 0.12-nW Standby Power SOTB-65nm Chip of 32-point DCT Based on Adaptive CORDIC
    Duc-Hung Le; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, IEICE Electronics Express (ELEX), 電子情報通信学会, 16巻, 10号, 掲載ページ 20190116-20190116, 出版日 2019年05月, 査読付
    研究論文(学術雑誌), 英語
  • An Efficient I/O Architecture for RAM-based Content-Addressable Memory on FPGA
    Xuan-Thuan Nguyen; Trong-Thuc Hoang; Hong-Thu Nguyen; Katsumi Inoue; Cong-Kha Pham
    責任著者, IEEE Tran. on Circ. and Syst. II: Express Briefs (TCAS-II), Institute of Electrical and Electronics Engineers, 66巻, 3号, 掲載ページ 472-476, 出版日 2019年03月, 査読付
    研究論文(学術雑誌), 英語
  • A 0.75-V 32-MHz 181-μW SOTB-65nm Floating-point Twiddle Factor Using Adaptive CORDIC
    Ngoc-Tu Bui; Trong-Thuc Hoang; Duc-Hung Le; Cong-Kha Pham
    責任著者, IEEE Int. Conf. on Industrial Tech. (ICIT), Institute of Electrical and Electronics Engineers, 掲載ページ 835-840, 出版日 2019年02月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • Frequent Items Counter Based on Binary Decoders
    Katsumi Inoue; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, IEICE Electronics Express (ELEX), 電子情報通信学会, 15巻, 20号, 掲載ページ 20180808-20180808, 出版日 2018年10月, 査読付
    研究論文(学術雑誌), 英語
  • VLSI Design of Floating-point Twiddle Factor Using Adaptive CORDIC on Various Iteration Limitations (Invited paper)
    Trong-Thuc Hoang; Duc-Hung Le; Cong-Kha Pham
    筆頭著者, IEEE Int. Symp. on Embedded Multicore/Manycore SoCs (MCSoC), Institute of Electrical and Electronics Engineers, 掲載ページ 225-232, 出版日 2018年09月, 招待
    研究論文(国際会議プロシーディングス), 英語
  • VLSI Design of Frequent Items Counting Using Binary Decoders Applied to 8-bit per Item Case-study
    Katsumi Inoue; Trong-Thuc Hoang; Xuan-Thuan Nguyen; Hong-Thu Nguyen; Cong-Kha Pham
    責任著者, Conf. on PhD Research in Microelec. and Elec. (PRIME), Institute of Electrical and Electronics Engineers, 掲載ページ 161-164, 出版日 2018年07月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • High-speed 8/16/32-point DCT Architecture Using Fixed-rotation Adaptive CORDIC
    Trong-Thuc Hoang; Cong-Kha Pham; Duc-Hung Le
    筆頭著者, IEEE Int. Symp. on Circ. and Syst. (ISCAS), Institute of Electrical and Electronics Engineers, 掲載ページ 1-5, 出版日 2018年05月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A 219-μW 1D-to-2D-Based Priority Encoder on 65-nm SOTB CMOS
    Xuan-Thuan Nguyen; Trong-Thuc Hoang; Hong-Thu Nguyen; Katsumi Inoue; Cong-Kha Pham
    責任著者, IEEE Int. Symp. on Circ. and Syst. (ISCAS), Institute of Electrical and Electronics Engineers, 掲載ページ 1-4, 出版日 2018年05月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • Minimum Adder-delay Architecture of 8/16/32-point DCT Based on Fixed-rotation Adaptive CORDIC
    Trong-Thuc Hoang; Duc-Hung Le; Cong-Kha Pham
    筆頭著者, IEICE Electronics Express (ELEX), 電子情報通信学会, 15巻, 10号, 掲載ページ 20180302-20180302, 出版日 2018年05月, 査読付
    研究論文(学術雑誌), 英語
  • A CORDIC-based QR Decomposition for MIMO Signal Detector
    Hong-Thu Nguyen; Xuan-Thuan Nguyen; Trong-Thuc Hoang; Cong-Kha Pham
    責任著者, IEICE Electronics Express (ELEX), 電子情報通信学会, 15巻, 6号, 掲載ページ 20180174-20180174, 出版日 2018年03月, 査読付
    研究論文(学術雑誌), 英語
  • An FPGA-Based Hardware Accelerator for Energy-Efficient Bitmap Index Creation
    Xuan-Thuan Nguyen; Trong-Thuc Hoang; Hong-Thu Nguyen; Katsumi Inoue; Cong-Kha Pham
    責任著者, IEEE Access, Institute of Electrical and Electronics Engineers, 6巻, 掲載ページ 16046-16059, 出版日 2018年03月, 査読付
    研究論文(学術雑誌), 英語
  • FPGA-based Frequent Items Counting Using Matrix of Equality Comparators
    Trong-Thuc Hoang; Xuan-Thuan Nguyen; Hong-Thu Nguyen; Nhu-Quynh Truong; Duc-Hung Le; Katsumi Inoue; Cong-Kha Pham
    筆頭著者, IEEE Int. Midwest Symp. on Circ. and Syst. (MWCAS), Institute of Electrical and Electronics Engineers, 掲載ページ 285-288, 出版日 2017年08月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Floating-point FFT Twiddle Factor Implementation Based on Adaptive Angle Recoding CORDIC
    Phuong-Thao Vo-Thi; Trong-Thuc Hoang; Cong-Kha Pham; Duc-Hung Le
    責任著者, Int. Conf. on Recent Advances on Signal Processing, Telecomm. & Comp. (SigTelCom), Institute of Electrical and Electronics Engineers, 掲載ページ 21-26, 出版日 2017年01月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • High-performance DCT Architecture Based on Angle Recoding CORDIC and Scale-free Factor
    Trong-Thuc Hoang; Hong-Thu Nguyen; Xuan-Thuan Nguyen; Cong-Kha Pham; Duc-Hung Le
    筆頭著者, IEEE Int. Conf. on Comm. and Elec. (ICCE), Institute of Electrical and Electronics Engineers, 掲載ページ 199-204, 出版日 2016年07月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Hybrid Adaptive CORDIC in 65nm SOTB CMOS Process
    Trong-Thuc Hoang; Duc-Hung Le; Hong-Thu Nguyen; Xuan-Thuan Nguyen; Cong-Kha Pham
    筆頭著者, IEEE Int. Symp. on Circ. and Syst. (ISCAS), Institute of Electrical and Electronics Engineers, 掲載ページ 2158-2161, 出版日 2016年05月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • An efficient FPGA-based Database Processor for Fast Database Analytics
    Xuan-Thuan Nguyen; Hong-Thu Nguyen; Trong-Thuc Hoang; Katsumi Inoue; Osamu Shimojo; Toshio Murayama; Kenji Tominaga; Cong-Kha Pham
    責任著者, IEEE Int. Symp. on Circ. and Syst. (ISCAS), Institute of Electrical and Electronics Engineers, 掲載ページ 1758-1761, 出版日 2016年05月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Parallel Pipeline CORDIC Based on Adaptive Angle Selection
    Hong-Thu Nguyen; Xuan-Thuan Nguyen; Cong-Kha Pham; Trong-Thuc Hoang; Duc-Hung Le
    責任著者, Int. Conf. on Elec., Info., and Comm. (ICEIC), Institute of Electrical and Electronics Engineers, 掲載ページ 1-4, 出版日 2016年01月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • An FPGA-based Implementation of FastICA for Variable-length 4-channel Signal Separation
    Trong-Thuc Hoang; Ngoc-Hung Nguyen; Trong-Tu Bui
    筆頭著者, Journal of Science & Tech. on Info. and Comm., 1巻, 1号, 掲載ページ 81-87, 出版日 2016年, 査読付
    研究論文(学術雑誌), 英語
  • A Low-resource Low-latency Hybrid Adaptive CORDIC in 180-nm CMOS Technology
    Hong-Thu Nguyen; Xuan-Thuan Nguyen; Cong-Kha Pham; Trong-Thuc Hoang; Duc-Hung Le
    責任著者, IEEE Region 10 Conf. (TENCON), Institute of Electrical and Electronics Engineers, 掲載ページ 1-4, 出版日 2015年11月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • Design of Co-processor for Real-time HMM-based Text-to-speech on Hardware System Applied to Vietnamese
    Trong-Thuc Hoang; Hong-Kiet Su; Hieu-Binh Nguyen; Duc-Hung Le; Huu-Thuan Huynh; Trong-Tu Bui; Cong-Kha Pham
    筆頭著者, IEICE Electronics Express (ELEX), 電子情報通信学会, 12巻, 14号, 掲載ページ 20150448-20150448, 出版日 2015年07月, 査読付
    研究論文(学術雑誌), 英語
  • Low-resource Low-latency Hybrid Adaptive CORDIC with Floating-point Precision
    Hong-Thu Nguyen; Xuan-Thuan Nguyen; Trong-Thuc Hoang; Duc-Hung Le; Cong-Kha Pham
    責任著者, IEICE Electronics Express (ELEX), 電子情報通信学会, 12巻, 9号, 掲載ページ 20150258-20150258, 出版日 2015年05月, 査読付
    研究論文(学術雑誌), 英語
  • Database Processor (DBP) - A New Search Engine for the Big Data Era
    Xuan-Thuan Nguyen; Hong-Thu Nguyen; Trong-Thuc Hoang; Katsumi Inoue; Osamu Shimojo; Toshio Murayama; Kenji Tominaga; Cong-Kha Pham
    責任著者, IEICE Int. Conf. on Integrated Circ. and Devices in Vietnam (ICDV), 掲載ページ 9-14, 出版日 2015年, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • An FPGA-based Variable-length 4-Channel Separation FastICA Implementation
    Dinh-Thien Vu; Trong-Thuc Hoang; Ngoc-Hung Nguyen; Trong-Tu Bui
    責任著者, IEICE Int. Conf. on Integrated Circ. and Devices in Vietnam (ICDV), 電子情報通信学会, 掲載ページ 141-146, 出版日 2014年11月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A High-speed Unsigned 32-bit Multiplier Based on Booth-encoder and Wallace-tree Modifications
    Xuan-Vy Luu; Trong-Thuc Hoang; Trong-Tu Bui; Anh-Vu Dinh-Duc
    責任著者, Int. Conf. on Advanced Tech. for Comm. (ATC), Institute of Electrical and Electronics Engineers, 掲載ページ 739-744, 出版日 2014年10月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Proposed Adaptive Image Segmentation Method Based on Local Excitatory Global Inhibitory Region Growing
    Trong-Thuc Hoang; Quang-Trung Tran; Trong-Tu Bui
    筆頭著者, IEEE Int. Conf. on Comm. and Elec. (ICCE), Institute of Electrical and Electronics Engineers, 掲載ページ 458-463, 出版日 2014年07月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • An FSM-based IP Protection Technique Using Added Watermarked States
    Kim-Hung Nguyen; Trong-Thuc Hoang; Trong-Tu Bui
    責任著者, Int. Conf. on Advanced Tech. for Comm. (ATC), Institute of Electrical and Electronics Engineers, 掲載ページ 718-723, 出版日 2013年10月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Constraint-based Watermarking Technique Using Schmitt Trigger Insertion at Logic Synthesis Level
    Thai-Bao Huynh; Trong-Thuc Hoang; Trong-Tu Bui
    責任著者, Int. Conf. on Advanced Tech. for Comm. (ATC), Institute of Electrical and Electronics Engineers, 掲載ページ 115-120, 出版日 2013年10月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Case Study of Connect6 Game FPGA-based Implementation Using the Multi-turn Prediction Algorithm
    Trong-Thuc Hoang; Vi-Thuy Tran; Thanh Le; Minh-Triet Luu; Cao-Quyen Tran; Xuan-Thuan Nguyen; Trong-Tu Bui
    筆頭著者, IEEE Int. Symp. on Signal Processing and Info. Tech. (ISSPIT), Institute of Electrical and Electronics Engineers, 掲載ページ 1-6, 出版日 2012年12月, 査読付
    研究論文(国際会議プロシーディングス), 英語
  • A Real-time Object-recognition System Based on PCNN Algorithm
    Trong-Thuc Hoang; Ngoc-Hung Nguyen; Xuan-Thuan Nguyen; Trong-Tu Bui
    筆頭著者, IEICE Int. Conf. on Integrated Circ. and Devices in Vietnam (ICDV), 電子情報通信学会, 2号, 掲載ページ 155-160, 出版日 2012年08月, 査読付
    研究論文(国際会議プロシーディングス), 英語

講演・口頭発表等

  • Hardware Implementation of a Hybrid Dynamic Gold Code-Based Countermeasure Against Side-Channel Attacks
    Thai-Ha Tran; Duc-Thuan Dam; Binh Kieu-Do-Nguyen; Van-Phuc Hoang; Trong-Thuc Hoang; Cong-Kha Pham
    口頭発表(一般), 英語, Annual Int. Conf. on Privacy, Security and Trust (PST), 査読付
    発表日 2024年08月
  • An Efficient Method for Accelerating Kyber and Dilithium Post-Quantum Cryptography
    Duc-Thuan Dam; Trong-Hung Nguyen; Thai-Ha Tran; Binh Kieu-Do-Nguyen; Trong-Thuc Hoang; Cong-Kha Pham
    口頭発表(一般), 英語, Annual Int. Conf. on Privacy, Security and Trust (PST), 査読付
    発表日 2024年08月
  • A Resource-Efficient Multi-core Multi-thread RISC-V-based System-on-Chip
    Binh Kieu-Do-Nguyen; Khai-Duy Nguyen; Nguyen The Binh; Tuan-Kiet Dang; Duc-Hung Le; Cuong Pham-Quoc; Ngoc-Thinh Tran; Cong-Kha Pham; Trong-Thuc Hoang
    口頭発表(一般), 英語, Int. SoC Design Conf. (ISOCC), 査読付
    発表日 2024年08月
  • A Trusted Execution Environment RISC-V System on Chip
    Binh Kieu-Do-Nguyen; Khai-Duy Nguyen; Tuan-Kiet Dang; Cong-Kha Pham; Trong-Thuc Hoang
    ポスター発表, 英語, IEEE Hot Chips Symp. (HCS), 査読付
    発表日 2024年08月
  • RISC-V-Based System-on-Chips for IoT Applications
    Khai-Duy Nguyen; Tuan-Kiet Dang; Binh Kieu-Do-Nguyen; Cong-Kha Pham; Trong-Thuc Hoang
    ポスター発表, 英語, IEEE Hot Chips Symp. (HCS), 査読付
    発表日 2024年08月
  • Designing and Implementing a 2D Integer DCT Hardware Accelerator Fully Compatible with Versatile Video Coding
    Nhu-Hoang Nguyen; Tan-Phat Dang; Thanh-Dat Bui; Trong-Thuc Hoang; Cong-Kha Pham; Huu-Thuan Huynh
    口頭発表(一般), 英語, Comp. Science and Its Appl. (ICCSA), 査読付
    発表日 2024年07月
  • RISC-V SoC with NTT-Blackbox for CRYSTALS-Kyber Post-Quantum Cryptography
    Duc-Thuan Dam; Trong-Hung Nguyen; Binh Kieu-Do-Nguyen; Trong-Thuc Hoang; Cong-Kha Pham
    口頭発表(一般), 英語, Int. Conf. on Integrated Circ., Design, and Veri. (ICDV), 査読付
    発表日 2024年06月
  • S-Boxes with Optimal Strict Avalanche Criterion using Chaotic Map
    Phuc-Phan Duong; Hieu Minh Nguyen; Ba-Anh Dao; Thai-Ha Tran; Binh Kieu-Do-Nguyen; Cong-Kha Pham; Trong-Thuc Hoang
    口頭発表(一般), 英語, Int. Conf. on Integrated Circ., Design, and Veri. (ICDV), 査読付
    発表日 2024年06月
  • Unified-pipelined NTT Architecture for Polynomial Multiplication in Lattice-based Cryptosystems
    Trong-Hung Nguyen; Nguyen The Binh; Huynh Phuc Nghi; Cong-Kha Pham; Trong-Thuc Hoang
    ポスター発表, 英語, IEEE Int. Symp. on Circ. and Syst. (ISCAS), 査読付
    発表日 2024年05月
  • A Strong 4 × 4 S-Box Using an Enhanced Tent Map
    Phuc-Phan Duong; Trong-Thuc Hoang; Cong-Kha Pham
    口頭発表(一般), 英語, IEEE Int. Symp. on Circ. and Syst. (ISCAS), 査読付
    発表日 2024年05月
  • An Efficient Hiding Countermeasure with Xilinx MMCM Primitive in Spread Mode
    Thai-Ha Tran; Van-Phuc Hoang; Duc-Hung Le; Trong-Thuc Hoang; Cong-Kha Pham
    口頭発表(一般), 英語, IEEE Int. Symp. on Circ. and Syst. (ISCAS), 査読付
    発表日 2024年05月
  • A Unified OTP and PUF Exploiting Post-Program Current on Standard CMOS Technology
    Ronaldo Serrano; Ckristian Duran; Marco Sarmiento; Khai-Duy Nguyen; Tetsuya Iizuka; Trong-Thuc Hoang; Cong-Kha Pham
    ポスター発表, 英語, IEEE Int. Symp. on Circ. and Syst. (ISCAS), 査読付
    発表日 2024年05月
  • FPGA-Based Secured and Efficient Lightweight IoT Edge Devices with Customized RISC-V
    Nguyen The Binh; Binh Kieu-Do-Nguyen; Trong-Thuc Hoang; Cong-Kha Pham; Cuong Pham-Quoc
    口頭発表(一般), 英語, Int. Conf. on Comp. and Comm. Techn. (RIVF), 査読付
    発表日 2023年12月
  • Revealing Secret Key from Low Success Rate Deep Learning-Based Side Channel Attacks
    Van-Phuc Hoang; Ngoc-Tuan Do; Trong-Thuc Hoang; Cong-Kha Pham
    口頭発表(一般), 英語, IEEE Int. Symp. on Embedded Multicore/Many-core SoC (MCSoC), 査読付
    発表日 2023年12月
  • An Efficient Cryptographic Accelerators for IoT System Based on Elliptic Curve Digital Signature
    Huu-Thuan Huynh; Tan-Phat Dang; Trong-Thuc Hoang; Cong-Kha Pham; Tuan-Kiet Tran
    口頭発表(一般), 英語, Intelligent Syst. and Data Science (ISDS), 査読付
    発表日 2023年11月
  • The Efficiency of High-performance SHA-3 Accelerator on the System Level
    Tan-Phat Dang; Tuan-Kiet Tran; Trong-Thuc Hoang; Cong-Kha Pham; Huu-Thuan Huynh
    口頭発表(一般), 英語, Int. Symp. on Electrical and Electronics Engi. (ISEE), 査読付
    発表日 2023年10月
  • A High-Speed Barret-Based Modular Multiplication with Bit-Correction for the CRYSTAL-KYBER Cryptosystem
    Trong-Hung Nguyen; Cong-Kha Pham; Trong-Thuc Hoang
    口頭発表(一般), 英語, Intelligence of Things: Tech. and Appl. (ICIT), 査読付
    発表日 2023年10月
  • A High-Performance Pipelined FPGA-SoC Implementation of SHA3-512 for Single and Multiple Message Blocks
    Tan-Phat Dang; Tuan-Kiet Tran; Trong-Thuc Hoang; Cong-Kha Pham; Huu-Thuan Huynh
    口頭発表(一般), 英語, Intelligence of Things: Tech. and Appl. (ICIT), 査読付
    発表日 2023年10月
  • Optimizing ECC Implementations Based on SoC-FPGA with Hardware Scheduling and Full Pipeline Multiplier for IoT Platforms
    Tuan-Kiet Tran; Tan-Phat Dang; Trong-Thuc Hoang; Cong-Kha Pham; Huu-Thuan Huynh
    口頭発表(一般), 英語, Intelligence of Things: Tech. and Appl. (ICIT), 査読付
    発表日 2023年10月
  • Dynamic Gold Code-Based Chaotic Clock for Cryptographic Designs to Counter Power Analysis Attacks
    ポスター発表, 英語, Great Lakes Symp. on VLSI (GLVLSI), Knoxville, TN, 査読付, アメリカ合衆国, 国際会議, 国際共著論文
    発表日 2023年06月
  • In-NVRAM Unified PUF and TRNG Based on Standard CMOS Technology
    Ronaldo Serrano; Marco Sarmiento; Ckristian Duran; Tuan-Kiet Dang; Trong-Thuc Hoang; Cong-Kha Pham
    口頭発表(一般), 英語, IEEE Int. Symp. on Circ. and Syst. (ISCAS), 査読付
    発表日 2023年05月
  • A 3.65 Gb/s Area-Efficiency ChaCha20 Cryptocore
    Ronaldo Serrano; Marco Sarmiento; Ckristian Duran; Trong-Thuc Hoang; Cong-Kha Pham
    口頭発表(一般), 英語, Int. SoC Design Conf. (ISOCC), Gangneung-si, South Korea, 査読付, 国際会議
    発表日 2022年10月
  • A Novel Ring Oscillator PUF for FPGA Based on Feedforward Ring Oscillators
    Tuan-Kiet Dang; Ronaldo Serrano; Trong-Thuc Hoang; Cong-Kha Pham
    口頭発表(一般), 英語, Int. SoC Design Conf. (ISOCC), Gangneung-si, South Korea, 査読付, 国際会議
    発表日 2022年10月
  • A System-on-Chip for IoT Applications with 16-bit Tiny Processor
    Dang Tuan Kie; Khai-Duy Nguyen; Nguyen Quang Nhu Quynh; Trong-Thuc Hoang; Cong-Kha Pham
    口頭発表(一般), 英語, Int. Conf. on IC Design and Tech. (ICICDT), Hanoi, Vietnam, 査読付, 国際会議
    発表日 2022年09月
  • High-speed FPGA-based Design and Implementation of Text Search Processor
    Binh Kieu-Do-Nguyen; Dang Tuan Kie; Trong-Thuc Hoang; Katsumi Inoue; Toshinori Usugi; Masanori Odaka; Shuichi Kameyama; Cong-Kha Pham
    口頭発表(一般), 英語, Int. Conf. on IC Design and Tech. (ICICDT), Hanoi, Vietnam, 査読付, 国際会議
    発表日 2022年09月
  • High-performance Multi-function HMAC-SHA2 FPGA Implementation
    Binh Kieu-Do-Nguyen; Trong-Thuc Hoang; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    口頭発表(一般), 英語, IEEE Int. NEWCAS Conf. (NEWCAS), Quebec City, QC, Canada, 査読付, 国際会議
    発表日 2022年06月
  • Spectre Attack Detection with Neutral Network on RISC-V Processor
    Anh-Tien Le; Trong-Thuc Hoang; Ba-Anh Dao; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    口頭発表(一般), 英語, Int. Symp. on Circ. and Syst. (ISCAS), Austin, TX, USA, 査読付, 国際会議
    発表日 2022年05月
  • A Power-efficient Implementation of SHA-256 Hash Function for Embedded Applications
    Binh Kieu-Do-Nguyen; Trong-Thuc Hoang; Cong-Kha Pham; Cuong Pham-Quoc
    口頭発表(一般), 英語, Int. Conf. on Advanced Tech. for Comm. (ATC), Hochiminh city, Vietnam, 査読付, 国際会議
    発表日 2021年10月
  • A Low-Power Low-Area SoC based in RISC-V Processor for IoT Applications
    Ronaldo Serrano; Marco Sarmiento; Ckristian Duran; Khai-Duy Nguyen; Trong-Thuc Hoang; Koichiro Ishibashi; Cong-Kha Pham
    口頭発表(一般), 英語, Int. SoC Design Conf. (ISOCC), Jeju Island, South Korea, 査読付, 国際会議
    発表日 2021年10月
  • ChaCha20-Poly1305 Crypto Core Compatible with Transport Layer Security 1.3
    Ronaldo Serrano; Ckristian Duran; Trong-Thuc Hoang; Marco Sarmiento; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    口頭発表(一般), 英語, Int. SoC Design Conf. (ISOCC), Jeju Island, South Korea, 査読付, 国際会議
    発表日 2021年10月
  • A CORDIC-based Trigonometric Hardware Accelerator with Custom Instruction in 32-bit RISC-V System-on-Chip
    Khai-Duy Nguyen; Dang Tuan Kie; Trong-Thuc Hoang; Nguyen Quang; Nhu Quynh; Cong-Kha Pham
    ポスター発表, 英語, IEEE Hot Chips Symp. (HCS), Palo Alto, CA, USA, 査読付, 国際会議
    発表日 2021年08月
  • System-on-Chip Implementation of Trusted Execution Environment with Heterogeneous Architecture
    Trong-Thuc Hoang; Ckristian Duran; Ronaldo Serrano; Marco Sarmiento; Khai-Duy Nguyen; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    ポスター発表, 英語, IEEE Hot Chips Symp. (HCS), Palo Alto, CA, USA, 査読付, 国際会議
    発表日 2021年08月
  • Cryptographic Accelerators for Trusted Execution Environment in RISC-V Processor
    Trong-Thuc Hoang; Ckristian Duran; Akira Tsukamoto; Kuniyasu Suzaki; Cong-Kha Pham
    口頭発表(一般), 英語, IEEE Int. Symp. on Circ. and Syst. (ISCAS), Seville, Spain, 査読付, 国際会議
    発表日 2020年10月
  • A 0.75-V 58-MHz 340-μW SOTB-65nm 32-point DCT Implementation Based on Fixed-rotation Adaptive CORDIC
    Ngoc-Tu Bui; Trong-Thuc Hoang; Akinori Yamamoto; Duc-Hung Le; Cong-Kha Pham
    口頭発表(一般), 英語, IEEE SOI-3D-Subthreshold Microelec. Tech. Unified Conf. (S3S), San Jose, California, USA, 査読付, 国際会議
    発表日 2019年10月
  • A Ring Oscillator Using Bootstrap Inverter
    Akinori Yamamoto; Trong-Thuc Hoang; Cong-Kha Pham
    口頭発表(一般), 英語, IEEE SOI-3D-Subthreshold Microelec. Tech. Unified Conf. (S3S), San Jose, California, USA, 査読付, 国際会議
    発表日 2019年10月
  • Live Demonstration: Real-time Auto-exposure Histogram Equalization Video-system Using Frequent Items Counter
    Takahiro Hosaka; Trong-Thuc Hoang; Van-Phuc Hoang; Duc-Hung Le; Katsumi Inoue; Cong-Kha Pham
    ポスター発表, 英語, IEEE Int. Symp. on Circ. and Syst. (ISCAS), Sapporo, Japan, 査読付, 国際会議
    発表日 2019年05月
  • A 1.2-V 90-MHz Bitmap Index Creation Accelerator with 0.27-nW Standby Power on 65-nm Silicon-On-Thin-Box (SOTB) CMOS
    Xuan-Thuan Nguyen; Trong-Thuc Hoang; Katsumi Inoue; Ngoc-Tu Bui; Van-Phuc Hoang; Cong-Kha Pham
    ポスター発表, 英語, IEEE Int. Symp. on Circ. and Syst. (ISCAS), Sapporo, Japan, 査読付, 国際会議
    発表日 2019年05月
  • A 0.75-V 32-MHz 181-μW SOTB-65nm Floating-point Twiddle Factor Using Adaptive CORDIC
    Ngoc-Tu Bui; Trong-Thuc Hoang; Duc-Hung Le; Cong-Kha Pham
    口頭発表(一般), 英語, IEEE Int. Conf. on Industrial Tech. (ICIT), Melbourne, Australia, 査読付, 国際会議
    発表日 2019年02月
  • VLSI Design of Floating-point Twiddle Factor Using Adaptive CORDIC on Various Iteration Limitations (Invited paper)
    Trong-Thuc Hoang; Duc-Hung Le; Cong-Kha Pham
    口頭発表(招待・特別), 英語, IEEE Int. Symp. on Embedded Multicore/Manycore SoCs (MCSoC), 招待, Hanoi, Vietnam, 査読付, 国際会議
    発表日 2018年09月
  • VLSI Design of Frequent Items Counting Using Binary Decoders Applied to 8-bit per Item Case-study
    Katsumi Inoue; Trong-Thuc Hoang; Xuan-Thuan Nguyen; Hong-Thu Nguyen; Cong-Kha Pham
    口頭発表(一般), 英語, Conf. on PhD Research in Microelec. and Elec. (PRIME), Prague, Czech Republic, 査読付, 国際会議
    発表日 2018年07月
  • High-speed 8/16/32-point DCT Architecture Using Fixed-rotation Adaptive CORDIC
    Trong-Thuc Hoang; Cong-Kha Pham; Duc-Hung Le
    ポスター発表, 英語, IEEE Int. Symp. on Circ. and Syst. (ISCAS), Florence, Italy, 査読付, 国際会議
    発表日 2018年05月
  • A 219-μW 1D-to-2D-Based Priority Encoder on 65-nm SOTB CMOS
    Xuan-Thuan Nguyen; Trong-Thuc Hoang; Hong-Thu Nguyen; Katsumi Inoue; Cong-Kha Pham
    口頭発表(一般), 英語, IEEE Int. Symp. on Circ. and Syst. (ISCAS), Florence, Italy, 査読付, 国際会議
    発表日 2018年05月
  • FPGA-based Frequent Items Counting Using Matrix of Equality Comparators
    Trong-Thuc Hoang; Xuan-Thuan Nguyen; Hong-Thu Nguyen; Nhu-Quynh Truong; Duc-Hung Le; Katsumi Inoue; Cong-Kha Pham
    ポスター発表, 英語, IEEE Int. Midwest Symp. on Circ. and Syst. (MWCAS), Boston, USA, 査読付, 国際会議
    発表日 2017年08月
  • A Floating-point FFT Twiddle Factor Implementation Based on Adaptive Angle Recoding CORDIC
    Phuong-Thao Vo-Thi; Trong-Thuc Hoang; Cong-Kha Pham; Duc-Hung Le
    口頭発表(一般), 英語, Int. Conf. on Recent Advances on Signal Processing, Telecomm. & Comp. (SigTelCom), Danang, Vietnam, 査読付, 国際会議
    発表日 2017年01月
  • High-performance DCT Architecture Based on Angle Recoding CORDIC and Scale-free Factor
    Trong-Thuc Hoang; Hong-Thu Nguyen; Xuan-Thuan Nguyen; Cong-Kha Pham; Duc-Hung Le
    口頭発表(一般), 英語, IEEE Int. Conf. on Comm. and Elec. (ICCE), Halong, Vietnam, 査読付, 国際会議
    発表日 2016年07月
  • A Hybrid Adaptive CORDIC in 65nm SOTB CMOS Process
    Trong-Thuc Hoang; Duc-Hung Le; Hong-Thu Nguyen; Xuan-Thuan Nguyen; Cong-Kha Pham
    口頭発表(一般), 英語, IEEE Int. Symp. on Circ. and Syst. (ISCAS), Montreal, Canada, 査読付, 国際会議
    発表日 2016年05月
  • An efficient FPGA-based Database Processor for Fast Database Analytics
    Xuan-Thuan Nguyen; Hong-Thu Nguyen; Trong-Thuc Hoang; Katsumi Inoue; Osamu Shimojo; Toshio Murayama; Kenji Tominaga; Cong-Kha Pham
    口頭発表(一般), 英語, IEEE Int. Symp. on Circ. and Syst. (ISCAS), Montreal, Canada, 査読付, 国際会議
    発表日 2016年05月
  • A Parallel Pipeline CORDIC Based on Adaptive Angle Selection
    Hong-Thu Nguyen; Xuan-Thuan Nguyen; Cong-Kha Pham; Trong-Thuc Hoang; Duc-Hung Le
    口頭発表(一般), 英語, Int. Conf. on Elec., Info., and Comm. (ICEIC), Danang, Vietnam, 査読付, 国際会議
    発表日 2016年01月
  • A Low-resource Low-latency Hybrid Adaptive CORDIC in 180-nm CMOS Technology
    Hong-Thu Nguyen; Xuan-Thuan Nguyen; Cong-Kha Pham; Trong-Thuc Hoang; Duc-Hung Le
    口頭発表(一般), 英語, IEEE Region 10 Conf. (TENCON), Singapore, Singapore, 査読付, 国際会議
    発表日 2015年11月
  • Database Processor (DBP) - A New Search Engine for the Big Data Era
    Xuan-Thuan Nguyen; Hong-Thu Nguyen; Trong-Thuc Hoang; Katsumi Inoue; Osamu Shimojo; Toshio Murayama; Kenji Tominaga; Cong-Kha Pham
    口頭発表(一般), 英語, IEICE Int. Conf. on Integrated Circ. and Devices in Vietnam (ICDV), Hochiminh city, Vietnam, 査読付, 国際会議
    発表日 2015年
  • An FPGA-based Variable-length 4-Channel Separation FastICA Implementation
    Dinh-Thien Vu; Trong-Thuc Hoang; Ngoc-Hung Nguyen; Trong-Tu Bui
    口頭発表(一般), 英語, IEICE Int. Conf. on Integrated Circ. and Devices in Vietnam (ICDV), Hanoi, Vietnam, 査読付, 国際会議
    発表日 2014年11月
  • A High-speed Unsigned 32-bit Multiplier Based on Booth-encoder and Wallace-tree Modifications
    Xuan-Vy Luu; Trong-Thuc Hoang; Trong-Tu Bui; Anh-Vu Dinh-Duc
    ポスター発表, 英語, Int. Conf. on Advanced Tech. for Comm. (ATC), Hanoi, Vietnam, 査読付, 国際会議
    発表日 2014年10月
  • A Proposed Adaptive Image Segmentation Method Based on Local Excitatory Global Inhibitory Region Growing
    Trong-Thuc Hoang; Quang-Trung Tran; Trong-Tu Bui
    口頭発表(一般), 英語, IEEE Int. Conf. on Comm. and Elec. (ICCE), Danang, Vietnam, 査読付, 国際会議
    発表日 2014年07月
  • An FSM-based IP Protection Technique Using Added Watermarked States
    Kim-Hung Nguyen; Trong-Thuc Hoang; Trong-Tu Bui
    ポスター発表, 英語, Int. Conf. on Advanced Tech. for Comm. (ATC), Hochiminh city, Vietnam, 査読付, 国際会議
    発表日 2013年10月
  • A Constraint-based Watermarking Technique Using Schmitt Trigger Insertion at Logic Synthesis Level
    Thai-Bao Huynh; Trong-Thuc Hoang; Trong-Tu Bui
    口頭発表(一般), 英語, Int. Conf. on Advanced Tech. for Comm. (ATC), Hochiminh city, Vietnam, 査読付, 国際会議
    発表日 2013年10月
  • A Case Study of Connect6 Game FPGA-based Implementation Using the Multi-turn Prediction Algorithm
    Trong-Thuc Hoang; Vi-Thuy Tran; Thanh Le; Minh-Triet Luu; Cao-Quyen Tran; Xuan-Thuan Nguyen; Trong-Tu Bui
    口頭発表(一般), 英語, IEEE Int. Symp. on Signal Processing and Info. Tech. (ISSPIT), Hochiminh city, Vietnam, 査読付, 国際会議
    発表日 2012年12月
  • A Real-time Object-recognition System Based on PCNN Algorithm
    Trong-Thuc Hoang; Ngoc-Hung Nguyen; Xuan-Thuan Nguyen; Trong-Tu Bui
    口頭発表(一般), 英語, IEICE Int. Conf. on Integrated Circ. and Devices in Vietnam (ICDV), Danang, Vietnam, 査読付, 国際会議
    発表日 2012年08月